[architecture]-ARM AMBA/AXI/ACE/LITE总线介绍
快速鏈接:
.
👉👉👉 個(gè)人博客筆記導(dǎo)讀目錄(全部) 👈👈👈
目錄
- 術(shù)語(yǔ):
- AMBA的發(fā)展
- AXI channels
- Channel signals
- Write channel signals
- Read channel signals
- 功能的介紹
- Protection level support (AWPROT and ARPROT)
- Atomic accesses
術(shù)語(yǔ):
Advanced Microcontroller Bus Architecture (AMBA)
Advanced System Bus (ASB)
Advanced Peripheral Bus (APB)
Advanced High-performance Bus (AHB)
Advanced Trace Bus (ATB)
Advanced eXtensible Interface (AXI)
AXI Coherency Extensions (ACE)
AMBA 5 Coherent Hub Interface (CHI)
AHB-Lite
AMBA的發(fā)展
AHB- lite是AHB的子集。這個(gè)子集簡(jiǎn)化了帶有單個(gè)主機(jī)的總線的設(shè)計(jì)
ACE擴(kuò)展了AXI,引入了系統(tǒng)范圍內(nèi)的一致性。這種系統(tǒng)范圍內(nèi)的一致性允許多個(gè)處理器共享內(nèi)存,并支持像big.LITTLE這樣的技術(shù)。
ACE-lite協(xié)議支持單向一致性.
AXI-Stream協(xié)議設(shè)計(jì)用于從主服務(wù)器到從服務(wù)器的單向數(shù)據(jù)傳輸減少了信號(hào)路由,非常適合在fpga中實(shí)現(xiàn)。
2014年, AMBA5-CHI 重新設(shè)計(jì)高速運(yùn)輸層和功能的設(shè)計(jì),以減少擁堵
2016年, AHB-Lite協(xié)議更新為AHB5,以補(bǔ)充Armv8-M架構(gòu)
2019年,ATP是現(xiàn)有ATP的補(bǔ)充AMBA協(xié)議和被用于建模高層次內(nèi)存訪問(wèn)行為在一個(gè)簡(jiǎn)潔,簡(jiǎn)單,和可移植的方法。
一張復(fù)雜的使用框圖:
AXI channels
AXI規(guī)范描述了兩個(gè)接口之間的點(diǎn)對(duì)點(diǎn)協(xié)議:一個(gè)主接口和一個(gè)從接口。該協(xié)議主要描述5個(gè)通道,框圖如下:
例如表示secure state的比特在AWPROT[1]和ARPROT[1]中.
Channel signals
Write channel signals
? Write Address
? Write Data
? Write Response
Read channel signals
? Read Address
? Read Data
功能的介紹
Protection level support (AWPROT and ARPROT)
AxPROT defines three levels of access protection
? AxPROT[0] § identifies an access as unprivileged or privileged:
o 1 indicates privileged access.
o 0 indicates unprivileged access
? AxPROT[1] (NS) identifies an access as Secure or Non-secure:
o 1 indicates a Non-secure transaction.
o 0 indicates a Secure transaction
? AxPROT[2] (I) indicates whether the transaction is an instruction access or a data access:
o 1 indicates an instruction access.
o 0 indicates a data access
Atomic accesses
有兩種類(lèi)型的原子訪問(wèn):
- 鎖(locked): 當(dāng)一個(gè)Master正在訪問(wèn)slave,其它master再來(lái)訪問(wèn)該slave時(shí)將會(huì)被拒絕;
- 獨(dú)占(exclusive):當(dāng)一個(gè)Master正在訪問(wèn)slave,其它master也可以訪問(wèn)該slave,但不能訪問(wèn)相同的memory范圍
(1)、Locked accesses
locked主要用于過(guò)去的一些設(shè)備。AXI4不在支持locked了.AXI3必需支持locked。
在一個(gè)master去locked之前,需要確保沒(méi)有其它master正在處理。帶有AxLOCK信號(hào)集的事務(wù)表示被鎖定的事務(wù)。一個(gè)被鎖定的事務(wù),將會(huì)拒絕master的訪問(wèn).
(2)、Exclusive accesses
獨(dú)占訪問(wèn)可以由多個(gè)數(shù)據(jù)序列組成,但這所有事務(wù)都必須具有相同的地址空間.
硬件獨(dú)占的訪問(wèn)監(jiān)視器需要記錄獨(dú)占序列的事務(wù)信息,需要知道被訪問(wèn)的地址范圍和Master的identity號(hào).
總結(jié)
以上是生活随笔為你收集整理的[architecture]-ARM AMBA/AXI/ACE/LITE总线介绍的全部?jī)?nèi)容,希望文章能夠幫你解決所遇到的問(wèn)題。
- 上一篇: [register]-ARMV8-aar
- 下一篇: [ATF]-ATF makefile的导