日韩性视频-久久久蜜桃-www中文字幕-在线中文字幕av-亚洲欧美一区二区三区四区-撸久久-香蕉视频一区-久久无码精品丰满人妻-国产高潮av-激情福利社-日韩av网址大全-国产精品久久999-日本五十路在线-性欧美在线-久久99精品波多结衣一区-男女午夜免费视频-黑人极品ⅴideos精品欧美棵-人人妻人人澡人人爽精品欧美一区-日韩一区在线看-欧美a级在线免费观看

歡迎訪問 生活随笔!

生活随笔

當(dāng)前位置: 首頁 > 编程资源 > 编程问答 >内容正文

编程问答

【iCore1S 双核心板_FPGA】例程十二:基于单口RAM的ARM+FPGA数据存取实验

發(fā)布時(shí)間:2024/4/14 编程问答 34 豆豆
生活随笔 收集整理的這篇文章主要介紹了 【iCore1S 双核心板_FPGA】例程十二:基于单口RAM的ARM+FPGA数据存取实验 小編覺得挺不錯(cuò)的,現(xiàn)在分享給大家,幫大家做個(gè)參考.

實(shí)驗(yàn)現(xiàn)象:

核心代碼:

module single_port_ram(input CLK_12M,input WR,input RD,input CS0,inout [15:0]DB,input [24:16]A,output FPGA_LEDR,output FPGA_LEDG,output FPGA_LEDB); //----------------------------pll-------------------------------// /*實(shí)例化MY_PLL模塊,輸出48M時(shí)鐘*/my_pll u1(.inclk0(CLK_12M),.c0(PLL_48M));//---------------------------rst_n----------------------------// /*復(fù)位信號(hào),10個(gè)周期后rst_n置1*/ reg [3:0]cnt_rst=4'd0; reg rst_n;always@(posedge CLK_12M)beginif(cnt_rst==4'd10) beginrst_n <= 1'd1;cnt_rst <= 4'd10; endelse cnt_rst <= cnt_rst + 1'd1; end//-------------------------fsmc-----------------------------// wire rd =(CS0|RD);// 提取讀信號(hào)wire wr =(CS0|WR);// 提取寫信號(hào) reg wr_clk1,wr_clk2;always@(posedge PLL_48M or negedge rst_n)beginif(!rst_n)beginwr_clk1 <= 1'd1;wr_clk2 <= 1'd1; end else {wr_clk2,wr_clk1} <= {wr_clk1,wr};end wire clk = (!wr_clk2|!rd); //將讀寫信號(hào)轉(zhuǎn)化為時(shí)鐘信號(hào)assign DB = !rd?DB_OUT :16'hzzzz;//---------------------------ram-------------------------------// /*實(shí)例化ram塊*/wire [15:0]DB_OUT;my_ram u2(.address(A),.clock(clk),.data(DB),.wren(!wr),.rden(!rd),.q(DB_OUT));//--------------------------led----------------------------// assign FPGA_LEDR = 1'd1;assign FPGA_LEDG = 1'd0;assign FPGA_LEDB = 1'd1;//-----------------------endmodule-------------------------// endmodule

實(shí)驗(yàn)方法及指導(dǎo)書:

鏈接:http://pan.baidu.com/s/1jIBXsSu 密碼:38q7

總結(jié)

以上是生活随笔為你收集整理的【iCore1S 双核心板_FPGA】例程十二:基于单口RAM的ARM+FPGA数据存取实验的全部?jī)?nèi)容,希望文章能夠幫你解決所遇到的問題。

如果覺得生活随笔網(wǎng)站內(nèi)容還不錯(cuò),歡迎將生活随笔推薦給好友。