CPLD和FPGA的区别
下面我們整理一下CPLD和FPGA的主要區(qū)別:
1) CPLD的邏輯陣列更適合可重復(fù)編程的EEPROM或Flash技術(shù)來實(shí)現(xiàn)。而FPGA顯然是利用SRAM技術(shù)更合適。
2) 由于是EEPROM或者Flash工藝決定了CPLD是有一定的擦寫次數(shù)限制的。而FPGA在實(shí)際使用中幾乎可以說是無配置次數(shù)限制。
3) CPLD由于采用的是EEPROM或者Flash工藝所以配置掉電后不丟失,也就不需要外掛配置芯片。而FPGA采用的是SRAM工藝,配置在掉電后就沒有了,因此需要一個(gè)外部配置芯片。
4) CPLD的安全性更高。由于配置芯片的存在,FPGA的保密性就會(huì)比CPLD略差。邏輯數(shù)據(jù)有可能被讀取。(當(dāng)然FPGA芯片會(huì)有一定的加密措施)
5) CPLD由于不需要上電重新配置,所以上電后可以馬上工作。而FPGA上電后需要配置時(shí)間,邏輯量的大小配置方式的區(qū)別也會(huì)影響配置時(shí)間的長(zhǎng)短。
6) 由于CPLD的連續(xù)式布線結(jié)構(gòu),決定了它的時(shí)序延時(shí)是均勻和固定的。而FPGA采用的分段式布線結(jié)構(gòu)造成了延時(shí)不固定。
7) 由于工藝難度的差異,CPLD一般集成度較低,大多為幾千門或幾萬門的芯片規(guī)模,做到幾十萬門已經(jīng)很困難。而FPGA基于SRAM工藝,集成度更高,可以輕松做到幾十萬門甚至幾百萬門的芯片規(guī)模,最新的FPGA產(chǎn)品已經(jīng)接近千萬門的規(guī)模。
8) 同樣由于結(jié)構(gòu)的差異,CPLD更適合完成的是復(fù)雜的組合邏輯,如編、譯碼的工作。而FPGA更適合做復(fù)雜的時(shí)序邏輯。換句話說就是FPGA更適合觸發(fā)器豐富的邏輯結(jié)構(gòu),CPLD適合于觸發(fā)器有限但是乘積項(xiàng)豐富的邏輯結(jié)構(gòu)。
9) 也是由于工藝的原因,一般CPLD會(huì)比FPGA的功耗高。
總結(jié)
以上是生活随笔為你收集整理的CPLD和FPGA的区别的全部?jī)?nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 计算机控制技术直流电机调速控制实验报告,
- 下一篇: Functional Commitmen