adcclk最大_TMS320F28xxADC配置说明中文版
Bit(s)
Name
Description
15
Reserved
讀為
0
,寫(xiě)無(wú)效
14
RESET
ADC
模塊軟件復(fù)位。此位導(dǎo)致整個(gè)
ADC
模塊的主復(fù)位。當(dāng)將器件復(fù)位引腳
拉低時(shí)(或上電復(fù)位后),所有寄存器位和序列發(fā)生器狀態(tài)機(jī)制復(fù)位到初
始狀態(tài)。
這是一個(gè)一次效應(yīng)位,
也即將此位置
1
后,
將立即自行清除此位。
此位的讀數(shù)總是返回
0
值。
ADC
復(fù)位也有
2
個(gè)時(shí)鐘周期的延遲(即在復(fù)位
ADC
的指令后經(jīng)過(guò)
2
個(gè)
ADC
時(shí)鐘周期之前,不應(yīng)修改其它
ADC
控制寄存
器位)。
0
無(wú)影響
1
復(fù)位整個(gè)
ADC
模塊(然后由
ADC
邏輯電路將該位設(shè)置回
0
)
注:
在系統(tǒng)復(fù)位期間將復(fù)位
ADC
模塊。
如果需要在其它任何時(shí)間復(fù)位
ADC
模塊,可通過(guò)向此位寫(xiě)入
1
來(lái)實(shí)現(xiàn)。經(jīng)歷
2
個(gè)
ADC
時(shí)鐘域周期后,可向
ADCCTRL1
寄存器位寫(xiě)入適當(dāng)?shù)闹怠O吕俣?/p>
150MHz
的
DSP
時(shí)鐘和
25MHz
的
ADCCLK
。匯編代碼:
MOV?ADCTRL1,?#01xxxxxxxxxxxxxxb;?Resets?the?ADC?(RESET?=?1)
RPT
#10
||
NOP
;
Provides
the
required
delay
between
writes
to
ADCTRL1
MOV?ADCTRL1,?#00xxxxxxxxxxxxxxb?;?Configures?ADCTRL1?to
user-desired?value
13-12
SUSMOD1-SUSMOD0
仿真掛起模式。這些位決定出現(xiàn)仿真掛起(例如,因調(diào)試器觸及斷點(diǎn))時(shí)
發(fā)生的事件。
00
模式
0
。忽略仿真掛起。
01
模式
1
。完成當(dāng)前序列鎖定最終結(jié)果且更新?tīng)顟B(tài)機(jī)制之后,序列
發(fā)生器和其輪詢
程序邏輯停止。
10
模式
2
。完成當(dāng)前轉(zhuǎn)換、鎖定結(jié)果且更新?tīng)顟B(tài)機(jī)制之后,序列發(fā)
生器和其它輪詢
程序邏輯停止。
11
模式
3
。仿真掛起時(shí),序列發(fā)生器和其它輪詢程序邏輯立即停止。
11-8
ACQ_PS3-ACQ_PS0
采集窗口大小。
此位字段控制
SOC
脈寬,
后者確定采樣開(kāi)關(guān)關(guān)閉的時(shí)間段。
SOC
脈寬為
ADCTRL1[11:8]?+?1
乘以
ADCLK
周期。
7
CPS
內(nèi)核時(shí)鐘預(yù)分頻器。預(yù)分頻器用于對(duì)器件外設(shè)時(shí)鐘
HSPCLK
進(jìn)行分頻。
0??ADCCLK?=?Fclk/1
1??ADCCLK?=?Fclk/2
注:
CLK?=
被預(yù)分頻的
HSPCLK?(ADCCLKPS[3:0])
總結(jié)
以上是生活随笔為你收集整理的adcclk最大_TMS320F28xxADC配置说明中文版的全部?jī)?nèi)容,希望文章能夠幫你解決所遇到的問(wèn)題。
- 上一篇: el-drawer点击的时候为什么有边框
- 下一篇: 为什么苹果内购总是失败_苹果官网送货流程