IS61LV25616芯片技术手册
生活随笔
收集整理的這篇文章主要介紹了
IS61LV25616芯片技术手册
小編覺得挺不錯的,現(xiàn)在分享給大家,幫大家做個參考.
256K*16告訴異步CMOS靜態(tài)RAM(支持3.3V)
特性
- 高速訪問時間:8,10,12和15ns
- CMOS 低功耗運行
- 兼容TTL接口電平
- 單3.3V±10%供電
- 全靜止操作:不需要提供時鐘或者刷新
- 三態(tài)輸出
- 上下字節(jié)的數(shù)據(jù)控制
- 工業(yè)溫度內可用
描述
ICSILS61LV25616(后面簡稱25616)芯片是一個高速的,4 194 304 bit靜態(tài)RAM,其中包含262144個16位字長。它是通過ICSI高性能CMOS技術制造而成。這種高度可靠的工藝與電路設計技術相結合,制造出高性能,低功耗的設備。
當CE ̄\overline{\rm{CE}}CE是電平時(未被選中),這個設備假定在等待模式狀,功耗可以降低到CMOS輸入水平。
提供簡單內存擴展,設置芯片使能和輸出使能的輸入信號,分別為CE ̄\overline{\rm{CE}}CE和OE ̄\overline{\rm{OE}}OE。低電平寫入使能WE ̄\overline{\rm{WE}}WE在內存的讀取與寫入時都有效。允許高字節(jié)(UB ̄\overline{\rm{UB}}UB)和低字節(jié)(LB ̄\overline{\rm{LB}}LB)訪問。
25616被封裝成JEDEC標準44管腳400mil SOJ和48管腳 6*8TFBGA。
功能塊框圖
管腳配置圖
管腳描述
| I/O0-I/O15 | 數(shù)據(jù)輸入輸出 |
| CE ̄\rm{\overline{CE}}CE | 芯片使能輸入 |
| OE ̄\rm{\overline{OE}}OE | 輸出使能輸入 |
| WE ̄\rm{\overline{WE}}WE | 寫入使能輸入 |
| LB ̄\rm{\overline{LB}}LB | 低字節(jié)控制(I/O0~I/O7) |
| UB ̄\rm{\overline{UB}}UB | 高字節(jié)控制(I/O8~I/O15) |
| NC | 無連接 |
| VCC | 電源 |
| GND | 地信號 |
真值表
| 未被選 | X | H | X | X | X | 高阻 | 高阻 | ISB1,ISB2 |
| 輸出禁止 | H X | L L | H X | X H | X H | 高阻 | 高阻 | ICC |
總結
以上是生活随笔為你收集整理的IS61LV25616芯片技术手册的全部內容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: TCP/IP详解 第六章 DHCP协议
- 下一篇: 1688商品详情接口,1688详情页接口