日韩性视频-久久久蜜桃-www中文字幕-在线中文字幕av-亚洲欧美一区二区三区四区-撸久久-香蕉视频一区-久久无码精品丰满人妻-国产高潮av-激情福利社-日韩av网址大全-国产精品久久999-日本五十路在线-性欧美在线-久久99精品波多结衣一区-男女午夜免费视频-黑人极品ⅴideos精品欧美棵-人人妻人人澡人人爽精品欧美一区-日韩一区在线看-欧美a级在线免费观看

歡迎訪問 生活随笔!

生活随笔

當前位置: 首頁 > 编程资源 > 编程问答 >内容正文

编程问答

使用verilog实现基于FPGA的TDC设计

發(fā)布時間:2023/12/19 编程问答 29 豆豆
生活随笔 收集整理的這篇文章主要介紹了 使用verilog实现基于FPGA的TDC设计 小編覺得挺不錯的,現在分享給大家,幫大家做個參考.

verilog實現TDC,高精度時間數字轉換器
分別在xilinx和altera的FPGA上實現TDC,下面有實現截圖和仿真驗證截圖;
設計中使用到下述幾個模塊,包括FIFO,COUNT等,在xilinx下也使用到了一些原語等。下面有實現的代碼和仿真截圖等。

頂層模塊設計如下:
module top(
input wire start,
input wire stop,
input wire clk,
output wire TxD
);

wire done; reg wr_fifo,flag1,flag2,flag3; wire [9:0]op_fc1; wire [9:0]op_fc2; wire [15:0]op_cc; reg [15:0] counter; wire [63:0]dout; wire transmit; initial beginwr_fifo=0;flag1=0;flag2=0;flag3=0;counter=0; endHybrid_Counter uut1(.start(start),.stop(stop),.clk(clk),.op_fc1(op_fc1),.op_fc2(op_fc2),.op_cc(op_cc)//.done(done));fifo uut2(.clk(clk),.op_fc1(op_fc1),.op_fc2(op_fc2),.op_cc(op_cc),.counter(counter),.done(done),.wr_fifo(wr_fifo),.transmit(transmit),.dout(dout));transmitter uut3(.clk(clk),.tra

總結

以上是生活随笔為你收集整理的使用verilog实现基于FPGA的TDC设计的全部內容,希望文章能夠幫你解決所遇到的問題。

如果覺得生活随笔網站內容還不錯,歡迎將生活随笔推薦給好友。