日韩性视频-久久久蜜桃-www中文字幕-在线中文字幕av-亚洲欧美一区二区三区四区-撸久久-香蕉视频一区-久久无码精品丰满人妻-国产高潮av-激情福利社-日韩av网址大全-国产精品久久999-日本五十路在线-性欧美在线-久久99精品波多结衣一区-男女午夜免费视频-黑人极品ⅴideos精品欧美棵-人人妻人人澡人人爽精品欧美一区-日韩一区在线看-欧美a级在线免费观看

歡迎訪問 生活随笔!

生活随笔

當前位置: 首頁 > 编程资源 > 编程问答 >内容正文

编程问答

quartus 中直接引用的延时模块(Modelsim已验证)

發布時間:2023/12/15 编程问答 28 豆豆
生活随笔 收集整理的這篇文章主要介紹了 quartus 中直接引用的延时模块(Modelsim已验证) 小編覺得挺不錯的,現在分享給大家,幫大家做個參考.

quartus 中直接引用的延時模塊(Modelsim已驗證)

軟件:Quartus,Modelsim
語言:Verilog

引言

在設計時序時,我們經常要用到延時模塊,即將某個信號進行延遲N個clk處理。在Quarus中有可以直接引用的原語模塊,按照格式直接調用即可,方便快捷,可以縮短工程的開發周期。

1、模塊調用格式

lpm_shiftreg LPM_SHIFTREG_component (.clock (clk),.shiftin (data_in),.shiftout (data_out )); defparam LPM_SHIFTREG_component.lpm_direction = "LEFT"; defparam LPM_SHIFTREG_component.lpm_type = "LPM_SHIFTREG"; defparam LPM_SHIFTREG_component.lpm_width = 9;

如上 輸入data_in,輸出data_out, 輸出比輸入延遲了 9-1=8 個clk。延遲clk的個數可以修改LPM_SHIFTREG_component.lpm_width的參數。"LEFT"指的是左移。

此模塊適用單bit的信號輸出,即data_in的位寬為1bit,多bit的話需要拆分成單bit使用此模塊,或者重新寫一個多bit的延遲模塊。

2、仿真驗證

寫一個簡單的testbench ,來驗證 如上調用模塊的可行性。

lpm_shiftreg LPM_SHIFTREG_component (.clock (clock),.shiftin (shiftin),.shiftout (qqout)); defparam LPM_SHIFTREG_component.lpm_direction = "LEFT"; defparam LPM_SHIFTREG_component.lpm_type = "LPM_SHIFTREG"; defparam LPM_SHIFTREG_component.lpm_width = 9; initial begin#0 clock = 1;shiftin = 0;#1000 shiftin = 1;#2000 shiftin = 0;#1000$stop ; end

仿真接口波形如下:

可以看到兩個箭頭之間的延遲是8個clock;
即:輸出比輸出延遲8個clk。

歡迎 評論、留言、交流指正。

總結

以上是生活随笔為你收集整理的quartus 中直接引用的延时模块(Modelsim已验证)的全部內容,希望文章能夠幫你解決所遇到的問題。

如果覺得生活随笔網站內容還不錯,歡迎將生活随笔推薦給好友。