Verilog 补码加法溢出判断及处理
生活随笔
收集整理的這篇文章主要介紹了
Verilog 补码加法溢出判断及处理
小編覺得挺不錯的,現(xiàn)在分享給大家,幫大家做個參考.
補(bǔ)碼加法運算溢出判斷三種方法:
一、符號位判斷
Xf、Yf分別兩個數(shù)的符號位,Zf為運算結(jié)果符號位。
- 當(dāng)Xf =Yf =0(兩數(shù)同為正),而Zf=1(結(jié)果為負(fù))時,負(fù)溢出;
- 當(dāng)出現(xiàn)Xf =Yf =1(兩數(shù)同為負(fù)),而Zf=0(結(jié)果為正),正溢出。
二、進(jìn)位判斷
Cs表示符號位的進(jìn)位,Cp表示最高數(shù)值位進(jìn)位,⊕表示異或。
- 若 Cs⊕Cp =0 ,無溢出;
- 若 Cs⊕Cp =1 ,有溢出。
三、變形補(bǔ)碼判斷
用變形補(bǔ)碼進(jìn)行雙符號位運算(正數(shù)符為00,負(fù)數(shù)符號以11)
- 若運算結(jié)果的符號位為"01",則正溢。
- 若結(jié)果雙符號為10,則負(fù)溢出。
?
補(bǔ)碼加法運算溢出處理
以變形補(bǔ)碼的方案為例,代碼如下:
always @ (* ) begincase(dout[DATA_WIDTH-1:DATA_WIDTH-2])2'b01: dout <= {1'b0,{(DATA_WIDTH-1){1'b1}}};? ? ? ?//正溢2'b10: dout <= {1'b1,{(DATA_WIDTH-1){1'b0}}}; ? ? //負(fù)溢2'b00,2'b11: dout <= {dout[DATA_WIDTH-1],dout[DATA_WIDTH-3:0]};? //無溢出default: sum <= {dout[DATA_WIDTH-1],dout[DATA_WIDTH-3:0]};endcase ? ? ?? end?
總結(jié)
以上是生活随笔為你收集整理的Verilog 补码加法溢出判断及处理的全部內(nèi)容,希望文章能夠幫你解決所遇到的問題。
- 上一篇: 博弈论-SG函数
- 下一篇: CMOS图像传感器——工作原理